Стартап из Бристоля VyperCore ставит перед собой задачу переосмыслить принципы проектирования процессоров, поскольку британская компания разрабатывает 5-нм чип и карту, нацеленные на ускорение приложений серверного класса без необходимости внесения изменений в существующий программный код.
Компания утверждает, что перенося сложность управления выделением памяти с программного обеспечения на аппаратное обеспечение, можно устранить до 80% циклов процессора, обычно необходимых для обработки функций выделения памяти. Такой подход обеспечивает полную безопасность памяти на уровне шлюза внутри процессора, а также улучшает использование кэша, сокращает задержку обработки событий и снижает общие требования к куче памяти.
Архитектура управления памятью VyperCore ускоряет C и C++ в два раза, а Python — в пять раз без изменения исходного кода, что делает ее особенно ценной для обработки неоптимизированного кода, сгенерированного ИИ. От тостера до обслуживающего устройства
Соучредитель, генеральный директор и председатель VyperCore Рассел Хаггар поделился с eeNews Europe: «Мы — процессорная компания, и мы обещаем пятикратную скорость без изменения строки кода с безопасностью памяти на аппаратном уровне. Это может быть любой процессор, от тостера до сервера».
VyperCore привлекла 4 миллиона фунтов стерлингов финансирования в прошлом году и в настоящее время находится в процессе обеспечения дальнейших инвестиций для ускорения разработки своего продукта. Компания также набирает инженеров по аппаратному и программному обеспечению с целью удвоения команды в своих офисах в Бристоле и Кембридже. Первый продукт VyperCore, одноядерный процессор RISC-V под названием Akurra, в настоящее время работает на FPGA. Стартап планирует выпустить одноядерный тестовый чип в следующем году, а затем многоядерный коммерческий серверный чип и ускорительную карту.
Хаггар подчеркивает, что технология VyperCore может быть встроена в различные процессоры, но изначально основное внимание уделяется ускорению приложений центров обработки данных. «Мы нацелены на 64-битный четырехъядерный процессор RISC-V серверного класса, вероятно, на N5 (5 нм) и серверную карту», — объясняет он. Производство запланировано на конец 2026 года. Подробнее от Ny Breaking
Подпишитесь на рассылку Ny Breaking и получайте все лучшие новости, мнения, функции и рекомендации, необходимые вашему бизнесу для успеха!
Статья добавлена ботом, с использованием машинного перевода : https://nybreaking.com/category/tech/